Este repositorio contiene la descripción de hardware para la implementación de un microprocesador de 6 bits desarrollado en una FPGA, como parte de la asignatura Sistemas Electrónicos Digitales II.
El proyecto consiste en el diseño e implementación de un microprocesador básico de 6 bits, desarrollado en VHDL y sintetizado sobre una FPGA Nexys A7-100.
El sistema incluye los módulos fundamentales de un procesador: unidad de control, unidad aritmético-lógica (ALU), registros, memoria y buses de datos y control.
En este repositorio se incluyen:
- Archivos fuente en VHDL
- Archivos del proyecto generados por Vivado
- Esquemáticos del diseño del microprocesador
- Archivos de síntesis y simulación para la FPGA Nexys A7-100
- Lenguaje VHDL → Descripción del hardware del microprocesador
- Xilinx Vivado → Síntesis, simulación y programación en FPGA
- FPGA Nexys A7-100 → Plataforma de implementación